<progress id="jlsnq"><code id="jlsnq"></code></progress>

<strong id="jlsnq"><del id="jlsnq"></del></strong>
    <mark id="jlsnq"></mark>

    <legend id="jlsnq"><table id="jlsnq"></table></legend>
    <small id="jlsnq"></small>
  • <ruby id="jlsnq"><table id="jlsnq"></table></ruby>

      <strong id="jlsnq"></strong>

      24小時聯系電話:18217114652、13661815404

      中文

      您當前的位置:
      首頁>
      電子資訊>
      技術專題>
      使用Altium Designer...

      技術專題

      使用Altium Designer的受控阻抗路由


      受控阻抗是由PCB走線及其相關參考平面形成的傳輸線的特征阻抗。當高頻信號在PCB傳輸線上傳播時,這一點很重要。在本文中,我們將演示使用Altium Designer進行受控的阻抗布線。

      受控阻抗對于解決信號完整性問題非常重要,信號完整性問題是指信號在PCB跡線中的傳播而不失真。

      讓我們逐步執行以下步驟,以使用Altium Designer實現單端和差分走線的所需阻抗:

      在本演示中,我們將向您展示如何對100歐姆的差分對和50歐姆的單端線進行布線。在這里,這是帶有以太網ICRJ45連接器的以太網部分。

      您可以通過接收器(RX)和發送器(TX)部分,RX時鐘,RX控制以及RXD0,D1,D2D3看到網絡。這些都是單端50歐姆走線。 

      帶有接收器(RX)和發送器(TX)部分的網絡。

      IC的另一側,您可以看到一個MDI0,一個,兩個和三個。所有這些連接都是100歐姆 差分對。

      為了獲得阻抗,我們需要一定的走線寬度。這些將由制造商以堆疊形式提供。下面給出的圖像描述了堆疊的示例。在此堆疊中,給出了層,給出了所需的阻抗,還給出了走線寬度和走線之間的間距。

      使用Altium Designer創建可控阻抗布線的類

      轉到設計” >>“” >>“網絡類。

      給此類命名(在我們的情況下為100歐姆)。

      轉到該100歐姆的類別,然后選擇該類別中的網絡,然后單擊箭頭(>)。

      這樣,該類中的所有網絡都將分配給100歐姆的走線。

      注意:以同樣的方式,我們將創建一個50歐姆的 類。

      使用Altium Designer進行差分對(100 ohms)布線的規則設置

      要為我們上面創建的類設置規則,我們將遵循以下步驟:

      轉到設計” >>“規則。

      轉到差異對規則” >>“新規則。

      為此規則命名(在這種情況下為100歐姆),然后雙擊。

      現在,我們將放置頂層,底層,信號一和信號二的值。對于我們疊層中的頂層,值分別為4.4密耳和7.6密耳。 

      添加最小寬度,首選寬度和最大寬度。最小寬度為4.4密耳,最小間隙為7.6密耳。 

      阻抗取決于走線寬度和間距。完成此操作后,我們將再次進入堆棧并交叉驗證信號一和信號二的值。信號一和信號二的值分別為4.1密耳和7.9密耳。 

      將信號一和信號二的值相加。然后轉到下拉框,然后選擇一個自定義查詢。

      在下拉框中,鍵入Net Class,然后選擇100ohms。

      注意:頂層和底層的值將相同。請勿使用地平面和電源平面。

      使用Altium Designer為單端(50歐姆)線路設置規則

      轉到設計” >>“規則。 

      轉到單端規則” >>“新規則。

      為此規則命名(在這種情況下為50ohms),然后雙擊。

      現在,我們將放置頂層,底層,信號一和信號二的值。對于我們疊層中的頂層,該值為5.6密耳。 

      添加最小寬度,首選寬度和最大寬度(5.6密耳)。

      進入堆棧,將信號一和信號二的值相加,即5密耳。

      轉到下拉框,然后選擇一個自定義查詢。 

      在下拉框中,鍵入Net Class,然后選擇50 ohms。

      使用Altium Designer的差分對路由

      對于差分對路由,請轉到交互式差分對路由” >>“路由。

      現在,選擇網絡并進行路由。

      完成路由步驟后,檢查這些特定跟蹤的值。選擇任何跡線,轉到屬性,然后檢查值。此處,走線寬度為4.4密耳,與疊層中給出的相同。

      現在去報告和測量原語。選擇兩條跡線,這將為我們提供兩條跡線之間的氣隙(7.6密耳),與堆疊值相同。

      使用Altium Designer的單端路由

      對于單端路由,請轉到交互式路由” >>“路由,然后重復上述步驟。

      布線完成后,檢查走線寬度。 

      在屬性下選擇跟蹤。您會看到走線寬度為5.6mils,與疊層中給定的寬度相同。

      層包含受控阻抗,這就是為什么我們需要在制造說明中指定這些阻抗的原因,因為每層阻抗跡線可以有多個值。為受控的阻抗走線定義了單獨的孔徑代碼。跡線阻抗是在不使跡線失真的情況下傳輸信號的關鍵因素。阻抗必須匹配驅動器和負載。我們希望我們關于使用Altium Designer進行受控阻抗布線的教程能夠幫助設計人員在布線PCB時理解和遵循詳細信息。

      請輸入搜索關鍵字

      確定
      色鲁99热99re超碰精品_91精品一区二区三区无码吞精_亚洲国产欧洲综合997久久_一级a性色生活片久久无
      <progress id="jlsnq"><code id="jlsnq"></code></progress>

      <strong id="jlsnq"><del id="jlsnq"></del></strong>
        <mark id="jlsnq"></mark>

      <legend id="jlsnq"><table id="jlsnq"></table></legend>
      <small id="jlsnq"></small>
    1. <ruby id="jlsnq"><table id="jlsnq"></table></ruby>

        <strong id="jlsnq"></strong>